Nós da AnandTech não cobrimos o mercado de FPGA com muita frequência, mas nos últimos anos a gama de funções implementadas pelos FPGAs expandiu-se a um ritmo incrível. A Xilinx estava na vanguarda dessas inovações com produtos como Versal em 7nm e sua família Alveo. Uma parte essencial dos negócios da Xilinx é a emulação e simulação, que requer FPGAs grandes para projetos grandes. A empresa abriu recentemente a tampa de seu mais recente desenvolvimento, o Virtex Ultrascale + VU19P. Este novo FPGA será o maior FPGA do mundo quando se trata de mercado.
Grandes FPGAs são grandes empresas
Um FPGA (Arranjo de portas programável em campo) é uma peça de hardware que os projetistas de circuitos podem usar para realizar seu trabalho. Um FPGA é programável para que um usuário possa projetar um circuito integrado em um FPGA antes que o projeto seja lançado no mercado, e o engenheiro pode ver se o projeto funciona e obter estimativas aproximadas de desempenho e precisão. Por exemplo, um engenheiro pode simular 10 núcleos simultâneos do Arm Cortex A9 no FPGA atualmente maior, o Virtex Ultrascale 440 baseado em 22 nm da Xilinx. Com o novo UltraScale + VU19P, o mesmo engenheiro pode usar o 1,6Simule um aumento múltiplo nas portas lógicas 16 dos mesmos núcleos. Os FPGAs também servem de base para os mais recentes projetos e tecnologias com lógica de E / S específica que pode ser integrada às tecnologias de comunicação atuais e futuras. A idéia de um FPGA o torna mais configurável que uma U, mas essa configuração pode ser levada para uma fábrica e transformada em um chip otimizado para melhor desempenho e densidade. Por fim, você precisa de um FPGA para projetar uma U.
No anúncio, a Xilinx afirmou que uma parte significativa de seus negócios está focada nesse mercado de simulação e emulação, usado por todos os fornecedores de chips, e o impulso para chips maiores lhes deu o ímpeto para desenvolver o VU19P. O VU19P é baseado no processo 16FF + da TSMC com tecnologia CoWoS e consiste em quatro segmentos, que são então colocados em um chip. No entanto, o chip atua como um pedaço aparentemente grande de silício, com um total de 35 bilhões de transistores. Além do 9portas métricas existem mais de 2000 segmentos de E / S para 4,5 Largura de banda do transceptor Terabit (80 faixas com 28 G) e 1,5 A largura de banda da memória DDR4 Terabit, que eles dizem ajudar os clientes a criar designs com vários chips VU19P em um sistema com uma topologia de conexão tudo a todos.
Na forma de uma placa PCIe, o VU19P pode ser um PCIe 3.0 x16 ou PCIe 4.0 x8 ou como um chip separado em um pacote 65 × 65 com uma conexão BGA3825 com potencial para conectividade CCIX. Outros recursos de hardware incluem 8,2 m chinelos CLB, 4,1 m CLUT LUTs, UltraRAM de 90 MB, 40 blocos de gerenciamento de relógio (CMTs) e fatias de DSP de 3840. Alguns desses números são um pouco menores que os do UltraScale + VU13P com apenas 4 m portas lógicas. No entanto, isso se deve à alocação de recursos preferida pela Xilinx para o mercado de simulação e emulação.
Juntamente com o VU19P, a empresa também aprimorará o software Vivado Design Suite para ajudar a co-otimizar o novo chip. A Xilinx deve lançar o VU19P no outono de 2020 (~ Q3) e começará a selecionar seus principais parceiros no primeiro semestre de 2020.
Eu encontrei um chip. É o @XilinxIncVirtex Ultrascale + VU19P, o novo maior FPGA de todos os tempos, com mais de 9 Milhões de células lógicas, 35 bilhões de transistores e 80 x 28 G IO. Construído em TSMC 16FF +, chegando no terceiro trimestre de 2020. pic.twitter.com/mn30mtenMY
– Dr. Ian Cutress (@IanCutress) 21 de agosto de 2019